S JavaScriptem funguje tato webová stránka lépe.
Domů
Procházet
lain.church
Nápověda
Registrovat se
Přihlásit se
izaya
/
collapseos
zrcadlo
https://github.com/hsoft/collapseos.git
Sledovat
1
Oblíbit
1
Rozštěpit
0
Zdrojový kód
Úkoly
0
Vydání
0
Wiki
Aktivita
Procházet zdrojové kódy
sms/spi: sample DO when CLK is high
I was sampling DO at the wrong moment, so my input was always one-off.
master
Virgil Dupras
před 3 roky
rodič
2b8524d11e
revize
4b71f0a344
1 změnil soubory
, kde provedl
1 přidání
a
1 odebrání
Rozdělené zobrazení
Diff Options
Zobrazit statistiky
Download Patch File
Stáhněte rozdílový soubor
+1
-1
arch/z80/sms/blk/622
+ 1
- 1
arch/z80/sms/blk/622
Zobrazit soubor
@@ -4,7 +4,7 @@
( send current bit to TRB, TR's output bit )
DUP 7 I - RSHIFT 1 AND _TRB!
1 _THB! ( CLK hi )
0 _THB! ( CLK lo )
( read into rx ) SWAP 1 LSHIFT _D1@ ( tx rx<< x )
0 _THB! ( CLK lo )
( out bit is the 6th ) 6 RSHIFT 1 AND OR
SWAP LOOP ( rx tx ) DROP ;
Zapsat
Náhled
Načítá se…
Zrušit
Uložit